八代跟九代的這兩年,正是 Intel 的驕傲與自滿達到頂峰的時候.因為有漏洞, 就把 HT 關閉.因為10nm 做不出來, 14nm 產能拉不上來, 就直接漲價...也就是在這個時候, 被 AMD 追上迎頭痛擊.從這兩天九代宣布降價,十代要加回 HT,就知道 Intel 開始感覺到威脅了.這是先前看到的一張流傳出來的十代 CPU line-up,全面加回 HT - 沒看過自打嘴巴這麼響的:但明年 AMD 也進入 7nm+ 製程,台積電的新製程開發據說也很順利.誰殺誰還很難說哩.這場精采好戲, 正要進入下一章...
yc168 wrote:八代跟九代的這兩年,...(恕刪) AMD Zen 2 指令分支預測 從4-Way陣列條..變8-Way陣列, 提升單核心效能!!這招.... Intel 應該也會用上!! 只是 應該要過2年才會看到吧!!話說.... 14nm+++ 同頻率時 耗電量 沒有多過 台積電7nm
小笨賢 wrote:話說.... 14nm+++ 同頻率時 耗電量 沒有多過 台積電7nm 笑.(恕刪) 不就現在架構在14nm同頻率下會被ZEN 2輾過才拚時脈?不然硬靠14nm++/14nm+++在那擠牙膏逼時脈拚5g/5.1g做啥....這都沒還說到那個使用沒一會兒就撞溫度牆萎下去的avx512勒~
yc168 wrote:八代跟九代的這兩年,...(恕刪) 7nm+今年第二季其實已經上線了(第一批主要客戶就是華為的麒麟990)按這幾年經驗,新製程前期產能通常是被手機soc這類大訂單的客戶先包下,再來第二或第三波才是其他訂單
eclair_lave wrote:不就現在架構在14nm...(恕刪) 非也!!Zen2從4-Way陣列 >> 8-Way陣列提高指令預測 命中率「Zen 2」的L1指令緩存32KB、8-Way陣列,L1數據緩存32KB、8-Way陣列、位寬32位,L1數據緩存位寬翻倍。L2緩存512KB、8-Way陣列。L3緩存16MB、8-Way陣列,L3緩存相比於前代「Zen」和「Zen+」架構也得到了翻倍,同時每個核心內均包含4個整數單元和2個浮點單元。