eclair_lave wrote:28nm不只有作顯示...(恕刪) 當然知道阿TSMC是半代公藝55nm>>40nm>>28nm>>20nm但原PO 說的是65nm>>28nm>>22nm 這種奇怪的製程躍進且TSMC無法代工主流的CPU(緩存的問題)最多的是SOC產品
8 cores應該就上限了 除非 北橋(or mem bus)能改架構 不然 太多core, 只是提高每個core access bus的碰撞機率... (有趣吧computer network 不只是PC能用 system bus也有用到)Clock rate再提升對校能影響有限 從設計上降低instruction cycle最好, 非同步電路可能會越來越重要... 不過 這句話 10年前也是這樣講如果真對命題 X86的下一步 應該就是把 ARM 架構一起整進來 雖然X86後台架構比較像ARM~~~