Weiter5494 wrote:
而高通Krait架構是修改自ARM公板,將L2快取共享改為各核心獨用,power floor各核心獨立,所以有獨立電壓與頻率。
....
Krait架構在sigle-threaded App下,每一核心各自執行,可依據負載選擇最適頻率,但在multi-threaded App下,由於獨立L2快取,其跨核協同運算效率便不如共享L2快取的A15效率好
若Weiter5494兄手邊有datasheet,可否再確認一下L2的部份,28nm的Snapdragon S4,其L2 cache應是Unified的、由各核心共享。
http://www.brightsideofnews.com/news/2011/10/12/qualcomm-announces-its-2012-superchip-28nm-snapdragon-s4.aspx




























































































