就是 記憶體控制器 + I/O控制器 + L3快取在 左邊12nm製程的大晶片上
再貼上右邊 2顆 7nm 8核心, 組成16核心的 CPU
不過...這種結構讓我回想到 以前南北橋架構, 這種架構就是設計成本低!! 穩定度一定不錯!!
以前為了加快CPU效能, 把記憶體控制器+I/O控制器都包入CPU晶片內, 現在獨立拉出來, 我個人會懷疑頻率上會不會打折扣!!
有台積電7nm加持,省電是絕對的...
個人猜...16核 全核最高睿頻 3.6GHZ
2/10 改 基頻3.0G 單核最大睿頻3.6GHZ

